
在進行標準的eft/esd測試(shì)時,把幹擾(rǎo)脈衝從設備外部耦合到內部,同時監視設備的工作狀態。如果(guǒ)設備沒有通過這些標準的測試,測試本身幾乎不能提供任何如何解(jiě)決問(wèn)題的信息。 怎樣做好eft/ esd問題(tí)的測量和定位,並且要想定位被測物(eut)對突發幹擾敏感的原(yuán)因(yīn)和位置,必須進行信號測量。但是如果采用示波器進行測量的話,eut內(nèi)部的幹擾會(huì)產生變化。例(lì)如圖1中,使用金屬導線的探頭連接到示波器,會形成一個額外(wài)的幹擾電(diàn)流(liú)路徑(jìng),從而影響測試結果,很難定(dìng)位產生esd/eft問題的(de)原(yuán)因(yīn)。

圖1 用示波器測量(liàng)eft/esd 怎樣(yàng)做好eft/ esd問題的測量和定位,我們先要了解eft/esd幹擾電路正常(cháng)工作的機理。 在進行eft/esd等抗擾度(dù)測試時,需要把相應的突發幹擾(rǎo)施加到eut的電源(yuán)線,信號線或者機箱(xiāng)等位置。幹(gàn)擾電(diàn)流會通過電纜或者機箱,流(liú)入eut的內部電路,可(kě)能會(huì)引起eut技術指標的下降,例如(rú)幹(gàn)擾音頻或視頻信號,或者引起通信誤碼等(děng);也可能引起係統複位,停(tíng)止工(gōng)作,甚至損(sǔn)壞(huài)器件等。 電子產品的抗幹(gàn)擾特性,取決於其pcb設計和集成電路的敏感度(dù)。電路對(duì)eft/esd信(xìn)號(hào)敏感的位置,一般能被很好的定位。形成這些"敏感點"的原因(yīn),很大程度上取決於gnd/vcc的形狀以及集成電路的類型和製造商。 實踐(jiàn)發現,怎樣做好eft/ esd問題的測量和定位,產生eft/esd問題的主要的原(yuán)因是,幹擾電流的主要部分會流入(rù)低(dī)阻(zǔ)抗的電源係統。幹擾電流(liú)能通過直接(jiē)的(de)連接進入gnd係統,再由線路連接,從另外一(yī)個地方耦合出來;幹擾電流也能通過直接連接進入gnd係統,然後通過和金屬塊(例如機箱)等物體的容性耦合方式(shì),以電場(chǎng)的方式(場束(shù))耦合出來。

圖2中(zhōng),幹擾脈衝電流i通過電纜或者電容滲透到pcb內。由幹擾電流產生電場(chǎng)幹擾(電場強度e)或者磁場幹擾(磁場強度b)。磁脈衝(chōng)場b或電(diàn)脈(mò)衝場e是影響pcb主要的基本元(yuán)素,一般(bān)來說(shuō),敏感點要麽僅對磁場敏感,要麽僅對電場敏感。 幹(gàn)擾電流i通過電(diàn)源線注入到設備(bèi)內部。由(yóu)於旁路電容c的存在,一(yī)部分電流ia離開了被測物,內部的幹擾電流ii被減少了。圖中所示的由幹擾電流ii產(chǎn)生的磁場b會影響它周圍幾厘米範圍(wéi)內的電(diàn)路模塊,一(yī)般(bān)電(diàn)路模塊內(nèi)隻會有很少的信號線會對磁場b敏感。 需要注意,磁場不僅僅由電源線電纜上幹擾電流i以及排狀(zhuàng)電纜上的(de)電流產生,旁路電容c的電流路徑以(yǐ)及內部gnd和vcc上的(de)電流,會(huì)擴大幹擾(rǎo)範圍。 在電源(yuán)係統(主要是gnd)上流動的幹擾電流,產生的很強的寬頻(pín)譜電磁場,能幹擾其周(zhōu)圍(wéi)幾厘米範(fàn)圍內的集成(chéng)電路或者信號線(xiàn),如果敏感的信號線或者器件,例如複(fù)位信號、片選(xuǎn)信號、晶體等,正(zhèng)好放置在幹擾電流路徑周圍,係統就可能由此引起(qǐ)各種不穩定的現象。 一般情況下,一塊pcb上隻會存在少量的敏感點,而且(qiě)每個敏感點也會被限製在很少的區域。在把這些敏感點找出來(lái),並(bìng)采取適當的手段後(hòu),就能提(tí)高(gāo)產品的抗幹擾性能。 由此可見,怎樣做好eft/esd問題的測量和定位,為了定位eut不能通過eft/esd測試的原因,我們就必須首先找出這些突發幹擾在係統內(nèi)部的電流路徑,再找出該路徑周圍存(cún)在哪些敏感的信號線和器件(敏感點),之(zhī)後可以采取改善接地係統以改變電流路徑,或者移動敏感信號(hào)線和器件的位置等方法,從根本上以低的成(chéng)本解決eft/esd問題。
電話
微信