
在進行標準(zhǔn)的eft/esd測試時,把幹擾脈衝從設備外部耦合到內部,同時監視設備的工作(zuò)狀態(tài)。如果(guǒ)設備沒有(yǒu)通過這些標準的(de)測試,測試本身幾(jǐ)乎不(bú)能提供(gòng)任何如何解決問題的信息。 怎樣做好eft/ esd問(wèn)題(tí)的測量和定位,並且要想(xiǎng)定位被測物(eut)對(duì)突發幹擾(rǎo)敏感的原因和位置,必須進(jìn)行信號測量。但是如果采用示波器進行測量的話,eut內部的幹擾會產生變化。例如圖1中,使用金屬導線的探頭連接到(dào)示波器,會形成一個額外的幹擾電(diàn)流路徑,從而影響測(cè)試(shì)結果,很難定位產生esd/eft問題的原因。

圖1 用示波器(qì)測量(liàng)eft/esd 怎樣做好eft/ esd問題(tí)的測量和定位,我們先要了解eft/esd幹擾(rǎo)電(diàn)路正常工作的機理。 在進(jìn)行eft/esd等(děng)抗擾度測試時,需要(yào)把相應的突發幹(gàn)擾施加到eut的電源線,信號線或者機(jī)箱等(děng)位置。幹擾電流會通過電纜或者機箱,流入eut的內部電路,可能會引起eut技術(shù)指標的下降,例如幹擾音頻(pín)或視頻信號,或者引起通(tōng)信誤碼等;也可能引起係統複位(wèi),停止工作,甚至損壞器件等。 電子產品(pǐn)的抗幹擾特性(xìng),取決於其pcb設計和集成電路的敏感度。電路對eft/esd信號敏感的位置,一般能被很好的定位。形成這些(xiē)"敏感點(diǎn)"的原因,很(hěn)大程度上取決於gnd/vcc的形狀以及集成電路的類型和製造商。 實踐(jiàn)發現,怎樣做好eft/ esd問題的測量和定位,產生eft/esd問題的主要的原因是,幹擾電(diàn)流的主要部分會流入低阻抗的電源係統。幹擾電流能通過直接的連接(jiē)進入gnd係統,再由線路(lù)連接,從(cóng)另外一個地方耦合出來;幹擾電流也能(néng)通過直接連(lián)接進入gnd係統,然(rán)後通過和金屬塊(例如機箱)等物體的容性耦合方(fāng)式,以電場的方式(場束(shù))耦合出來。

圖2中,幹(gàn)擾脈(mò)衝電流i通過電纜或者電容滲透到(dào)pcb內。由幹擾電(diàn)流產生電場幹擾(電場強度e)或(huò)者(zhě)磁場幹擾(磁場強度b)。磁脈(mò)衝場b或電脈衝場e是影響(xiǎng)pcb主要的(de)基本元素,一般來說,敏感點要麽僅對磁場敏(mǐn)感,要(yào)麽僅對電(diàn)場敏感。 幹擾電流i通過電(diàn)源線注入到(dào)設備內部。由於旁路電容c的存在,一部分電流ia離開了被測物,內部的幹擾電流ii被減少了(le)。圖中所示的由幹擾電流ii產生(shēng)的磁場b會影響它(tā)周圍幾厘(lí)米範圍內的(de)電路模塊,一般電路模塊內(nèi)隻會有很(hěn)少的信(xìn)號(hào)線(xiàn)會對磁場b敏感。 需要注意(yì),磁場不僅僅由電源線電纜上幹擾電流(liú)i以及排狀電纜(lǎn)上的電流產生(shēng),旁路電(diàn)容c的電流路徑以及內部gnd和vcc上的電流,會擴(kuò)大幹擾範圍。 在電源係統(主要是gnd)上流(liú)動的幹擾電流,產生的(de)很強的寬頻譜電磁場,能幹擾其周圍幾厘米範圍內的(de)集成(chéng)電路或者信號線,如果敏感的信號(hào)線或者器件(jiàn),例如複位信號、片選信號、晶體等,正好放置在幹(gàn)擾電(diàn)流路徑周圍,係統就可(kě)能由此引起各種不穩定的(de)現象。 一般情況下,一塊pcb上隻會存在(zài)少量的敏感點,而且每個敏感點也會被限製在很少的區(qū)域。在把這些敏感點找出來,並(bìng)采取適當(dāng)的手段後,就能提高產品的抗幹擾性能。 由此可見,怎樣做好eft/esd問(wèn)題的測(cè)量和定(dìng)位,為(wéi)了定位(wèi)eut不能通過eft/esd測試的原因,我(wǒ)們就必(bì)須首先找出這些突發幹擾在(zài)係統內部的電流路徑,再找(zhǎo)出該路徑周圍存在哪些敏感的信號線和器件(敏感點),之後可以采取改善接地係統(tǒng)以改變電流路徑(jìng),或者(zhě)移動敏(mǐn)感信號(hào)線和器件的位置(zhì)等方法,從根本(běn)上(shàng)以(yǐ)低(dī)的成本解決eft/esd問題。
電話
微(wēi)信